ubnt解决方案
查看: 40|回复: 0

高性能 1SX040HH2F35I2LG 1SX040HH2F35I2VG— Stratix® 10 SX SoC FPGA

[复制链接]

28

回帖

7849

积分

353 小时

在线时间

中校

注册时间
2020-6-12
金币
7435 个
威望
2 个
荣誉
1 个
累计签到:742 天
连续签到:4 天
[LV.1095]铁杆粉丝
发表于 2024-10-18 13:44 |显示全部楼层
Stratix® 10 SoC FPGA 结合了四核 ARM* Cortex*-A53 MPCore* 硬处理器系统与革命性的英特尔® Hyperflex™ FPGA 架构,为嵌入式应用提供了必要的嵌入式性能、功效、密度和系统集成。



功能:
最高 1.5 GHz 的四核 ARM Cortex-A53 MPCore* 处理器集群
矢量 (VFPU) 单精度和双精度,面向每颗处理器的 ARM Neon* 媒体处理引擎
带奇偶校验的 32 KB 一级指令高速缓存,带纠错码 (ECC) 的 32 KB 一级数据高速缓存
带 ECC 的 1 MB KB 共享二级高速缓存
256 KB 片上 RAM
系统内存管理单元支持统一的内存模式,将硬件虚拟化扩展为在 FPGA 结构中实施的外围设备。
提供单向 (I/O) 一致性,使主 CCU 能够查看 ARM* Cortex-A53 MPCore CPU 的一致内存
8 通道直接内存访问 (DMA)
3 个 配有集成 DMA 的 10/100/1000 EMAC
两个配有集成 DMA 的 USB OTG
2 个 UART 16550(兼容)
4 个 SPI
5 个 I2C
1 个带有 DMA 和 CE-ATA 支持的 eMMC 4.5
1 个 ONFI 1.0 或更高版本 8 位和 16 位支持
最高 48 个软件可编程 GPIO
4 个通用计时器,4 个监视计时器
包含内存映射控制和状态寄存器与逻辑,以控制系统级功能和其它 HPS 模块
在 HPS 和 FPGA 结构中基于来自源的重设请求重新设置信号,并将软件写入模块重设控制寄存器
提供软件可编程时钟控制,以配置在 HPS 中生成的全部时钟


明佳达电子 星际金华 供求 高性能 1SX040HH2F35I2LG 1SX040HH2F35I2VG— Stratix® 10 SX SoC FPGA产品,如您有多余的库存需要处理,欢迎把库存清单发送到:chen13410018555@163.com 或联系陈先生qq 1668527835 洽谈。


规格:
逻辑元素(LE):378000
自适应逻辑模块 (ALM):128160
自适应逻辑模块 (ALM) 寄存器:512640
结构和 I/O 相锁环路 (PLL):8
最大嵌入式内存:32 Mb
数字信号处理 (DSP) 区块:648
数字信号处理 (DSP) 格式:乘累加,可变精度,定点(硬IP),浮点(硬IP)
硬处理器系统 (HPS):四核64位ARM* Cortex*-A53
硬内存控制器:是
外部内存接口 (EMIF):DDR4, DDR3, DDR2, DDR, QDR II, QDR II+, RLDRAM II, RLDRAM 3, HMC, MoSys
I/O 数量:392
封装:1152-FBGA

注:本文部分内容与图片来源于网络,版权归原作者所有。如有侵权,请联系删除!

明佳达电子/星际金华实业有限公司 qq 1668527835
您需要登录后才可以回帖 登录 | 注册 微信登录

本版积分规则

关闭

站长推荐 上一条 /1 下一条

站点统计 | Archiver | 手机版 | 无线门户 ( 粤ICP备11076993号|粤公网安备44010602008359号 ) |网站地图

GMT+8, 2024-10-18 19:27

返回顶部 返回列表